Cadence/Synopsys前几年找懂编译器的人做Verilog-AMS
登录 | 论坛导航 -> 华新鲜事 -> 求学狮城 | 本帖共有 3 楼,分 1 页, 当前显示第 1 页 : 本帖树形列表 : 刷新 : 返回上一页
<<始页  [1]  末页>>
作者:hash (等级:7 - 出类拔萃,发帖:5077) 发表:2013-03-20 20:56:51  楼主  关注此帖
求CS达人告知,编译原理(Compiler Principles)有啥好学的?感觉知道个大概不就好了?具体的算法实在是太枯燥了吧!……看不下去…… 具体用的时候也只是会用Lex & Yacc就行了啊…… 怕是只有写compiler的人才有必要了解具体算法吧?
Cadence/Synopsys前几年找懂编译器的人做Verilog-AMS
VerilogA -> C 的compiler需要好好优化啊,不然VerilogA表述的BSIM模型,会比纯C的慢很多。
欢迎来到华新中文网,踊跃发帖是支持我们的最好方法!原文 / 传统版 / WAP版所有回复从这里展开收起列表
作者:hash (等级:7 - 出类拔萃,发帖:5077) 发表:2013-03-23 20:30:44  2楼
请问一下楼上做那方面的研究的?.
SPICE直到Verilog-A出来后,才需要做Compiler吧。
语法分析器(Parser/Lexer)和编译器(Compiler)是两码事。

---
系统生成:由于楼层数受限,本帖实际回复的是 trueif 的帖子 “就是SPICE,也要编译器啊。我也做过。”
原地址:http://bbs.huasing.org/sForum/bbs.php?B=116_12176235
欢迎来到华新中文网,踊跃发帖是支持我们的最好方法!原文 / 传统版 / WAP版所有回复从这里展开收起列表
作者:hash (等级:7 - 出类拔萃,发帖:5077) 发表:2013-03-23 21:10:15  3楼
请问一下楼上做那方面的研究的?.
backend的optimization/code generation是R集中的地方,parser基本上是D

---
系统生成:由于楼层数受限,本帖实际回复的是 trueif 的帖子 “是的”
原地址:http://bbs.huasing.org/sForum/bbs.php?B=116_12180073
欢迎来到华新中文网,踊跃发帖是支持我们的最好方法!原文 / 传统版 / WAP版所有回复从这里展开收起列表
论坛导航 -> 华新鲜事 -> 求学狮城 | 返回上一页 | 本主题共有 3 篇文章,分 1 页, 当前显示第 1 页 | 回到顶部
<<始页  [1]  末页>>

请登录后回复:帐号   密码